您當前的位置:首頁 > 遊戲

1.2計算機組成原理-邏輯閘

作者:由 羅鵬海 發表于 遊戲時間:2021-11-04

1。邏輯閘

邏輯閘(Logic Gates)是在積體電路(Integrated Circuit)上的基本

元件

2。邏輯閘種類

1.非門(NOT gate)

上期說道,講一個CMOS的PMOS的入口接到高電壓的VDD上,NMOS接到低電壓VSS上。控制電場方向的X的變化,透過CMOS後取反。

原理:

A為高壓1

PMOS不導通

NMOS導通

Y輸出的是VSS的值0

A為低壓0

NMOS不導通

PMOS導通

Y輸出的是VDD的值

,達到取反的目的。

X(輸入值)

Y(輸出值)

0

1

1

0

1.2計算機組成原理-邏輯閘

2.或門(Or gate)

注意:或門=或非門+非門!

所以這裡轉到或非門的講解,往下看!

A(輸入值1)

B(輸入值2)

Y(輸出值)

1

0

1

0

1

1

1

1

1

0

0

0

1.2計算機組成原理-邏輯閘

3.或非門(NOR)

1.或非門=或門-非門

2.或非門=或門+非門

這兩種組合的方式輸出的結果都是一樣的,第一種方式就是如下圖所示,就是簡單地或非門,加上一個非門就得到或門,此時有一個非門,如果再加上一個非門,就又變到或非門的邏輯了,此時有兩個非門在電路中。

A(輸入值1)

B(輸入值2)

Y(輸出值)

1

0

0

0

1

0

1

1

0

0

0

1

原理:

A1B1

——

PMOS不導通

NMOS導通

Y輸出VSS的值0

A1B0

——第一個

PMOS

不導通,

Y不可能輸出VDD的值

,第一個

NMOS導通

Y輸出VSS的值0

A0B1

——第一個

PMOS導通

,但是第二個

PMOS不導通

Y不可能輸出VDD的值

,第二個

NMOS導通

Y輸出VSS的值0

A0B0

——兩個

PMOS導通

NMOS不導通

Y輸出VDD的值1

1.2計算機組成原理-邏輯閘

4.與門(AND)

注意:與門=與非門+非門! ->與非門=與門-非門

1.2計算機組成原理-邏輯閘

5異或門(XOR)和同或門(XNOR)

A‘*B + A*B’;A*B + A‘*B’

按照MOSFET在高壓低壓的情況下的輸出推斷,這裡不再解釋。

1.2計算機組成原理-邏輯閘

1.2計算機組成原理-邏輯閘

1.2計算機組成原理-邏輯閘

1.2計算機組成原理-邏輯閘

1.2計算機組成原理-邏輯閘

標簽: 非門  PMOS  輸出  NMOS  導通